|
|
54 |
CPLD/FPGA/8051 邏輯設計晶片實驗器BF-YHGL |
2014-05-04 |
1.採用可程式元件EPM1270 可支援1270 Logic elements電路設計。
可擴充選購EPM3C10E支援10240 Logic elements。
2.可程式元件I/O腳達80只,方便使用者使用。
3.以50M Hz 石英震盪器為本模組時脈。
4.本實習模組之介面電路如下
(1)數位電子乙級第一、二、三題實驗組(可自動偵測)
(2)CPLD數位邏輯實驗組支援2組I/O連接埠(I/O腳共80只)
(3)8051單晶片實習組(支援ISP下載)
(4)模擬軟體可模擬80(C)51,80(C)52,89(C)51,89(C)52,
89(S)51/52。具全速執行、停止、重置、單步除錯功能。
可隨時修改記憶體及內部特殊暫存器內容。
可編輯、組譯8K(含)以上,載入組合語言/C語言/機械碼
程式檔案。
(5)2組四數字掃瞄式七段顯示器
(6)2組16X16點矩陣顯示器
(7)1組4X4 LED陣列
(8)2組IC型LED顯示器
(9)1組144X32中文字型LCM(選購)
(10)8只彩色LED實驗組(紅藍綠三色光)
(11)2組蜂鳴器實驗組(可作立體聲實驗)
(12)1組RTC(Real Time Clock)和數位溫度計(Digital Thermometer),使用I2C(I-squared-C)作為傳輸介面
(13)3只串列EEPROM實驗組
(14)步進馬達或直流馬達實驗組(可擴充選購)
5.提供JTAG界面,將USB接頭插入PC主機任一USB槽上,CPLD轉接板10 PIN牛角公座JTAG接頭上即可。
6.使用EDA軟體將所要載入到CPLD的程式加以編輯並訂定腳位,經編輯完成後可多次燒入至晶片內驗證其設計功能。
7.提供USB Blaster下載器作為線上燒錄功能
|
|
|
|
|